[发明专利] 低溢出低拖尾的TDICMOS成像系统 – CN114095623A 全文链接一   全文链接二

 
基本信息
申请号
CN202111444717.1
申请日
20211130
公开(公告)号
CN114095623A
公开(公告)日
20220225
申请(专利权)人
中国科学院长春光学精密机械与物理研究所
申请人地址
130033 吉林省长春市东南湖大路3888号
发明人
余达;刘金国;周怀得;孔德柱;陈佳豫;赵莹;宋元章 专利类型 发明专利
摘要
低溢出低拖尾的TDICMOS成像系统,涉及TDICMOS成像技术领域,解决现有技术中存在不使用的感光级数累计的电荷清除不干净导致造成感光图像的污染以及TDI积分积分级数过多,造成电荷溢出而转移不完全,在图像上出现拖尾现象等问题,本发明在每行的末段进行不用感光电荷的清除,通过积分级数的切换并进行时序复位操作来避免清除操作对有用感光区域电荷的影响;通过太阳高度角和地物反射率的估算来对入射光能量的预估,通过设置合理的积分级数,避免累积的电荷过多而出现拖尾现象。从而保证在入射光能量较强的情况下,获取高成像质量的图像,不会出现溢出,也不会出现拖尾。
主权项
1.低溢出低拖尾的TDICMOS成像系统,包括成像FPGA、驱动器、电平转换器、TDICMOS探测器和2711模块;所述成像FPGA输出的电荷转移信号经驱动器后,输出功率放大后的电荷转移信号到TDICMOS探测器进行电荷的转移控制;成像FPGA输出的控制信号经电平转换器后,输出的电平转换后的控制信号到TDICMOS探测器,进行TDICMOS探测器的SPI寄存器更新和探测器内部的相关时序控制;从所述TDICMOS探测器输出的串行图像数据,经成像FPGA内部的数据训练及整合后输出顺序并行图像数据到2711模块,最终输出整合后的高速串行图像数据;其特征是:所述TDICMOS探测器输出数据有效信号的表示方法为:当行周期长度大于全色谱段的行同步信号sync_p的上升沿位置、时序复位脉冲的宽度以及输出有效数据宽度之和时,则仅有1个上升沿和1个下降沿,输出数据有效信号的上升沿为输出有效数据的起始位置,下降沿为输出有效数据的起始位置与输出有效数据宽度之和;当行周期长度小于等于全色谱段的行同步信号sync_p的上升沿位置、时序复位脉冲的宽度以及输出有效数据宽度之和时,有两个上升沿和两个下降沿;首个上升沿位置为输出有效数据的起始位置,首个下降沿位置为:时序复位的下降沿位置与全色谱段的行同步信号sync_p的上升沿位置的差再加上输出有效数据的起始位置;第二个上升沿位置为:时序复位的上升沿位置减去全色谱段的行同步信号sync_p的上升沿位置与输出有效数据的起始位置差值;第二个下降沿位置为:时序复位脉冲宽度、输出有效数据的起始位置以及输出有效数据的长度之和。

 

 
IPC信息
IPC主分类号
H04N5/217
H 电学

H04 电通信技术

H04N 图像通信,例如电视

H04N5/217 在图像信号产生中〔4〕

 

 
法律状态信息
法律状态公告日
20220225
法律状态
公开 法律状态信息
CN202111444717 20220225 公开 公开

 

 
代理信息
代理机构名称
长春众邦菁华知识产权代理有限公司 22214
代理人姓名
朱红玲